当前位置 博文首页 > 积水成渊:PCI系统总线

    积水成渊:PCI系统总线

    作者:[db:作者] 时间:2021-07-13 21:51

    上图先


    1. 接口控制管脚 (出问题时常测这些管脚)

    FRAME#:帧周期信号。Master驱动,表示一次访问的开始和持续时间。 FRAME#无效时,是传输的最后一个数据周期。

    IRDY#:Master准备好信号。
    TRDY#:Slave准备好信号。

    当这两者同时有效时,才能进行完整的数据传输,否则即为等待周期。

    在写周期,IRDY#信号有效时,表示有效的数据信号已在AD0~AD31中建立;
    在读周期,IRDY#信号有效时,表示Master已做好接收数据的准备。

    在写周期,TRDY#信号有效,表示Slave已做好了接收数据的准备。
    在读周期,TRDY#信号有效,表示有效数据已被送入AD0~AD31中,


    STOP#:停止数据传送信号,由Slave发出。当它有效时,表示Slave请求Master终止当前的数据传送。

    IDSEL:初始化设备选择信号。在读写配置空间时,用作Slave的片选信号(Slave通常把IDSEL连到AD[31:0]上的一根,PFA中的device id就是这么确定的)

    DEVSEL#:设备选择信号,由Slave驱动,该信号有效时,当前Slave设备已被选中。


    2.时序

    读时序


    写时序:

    ?

    转自:点击打开链接

    cs
    下一篇:没有了